ProtokT5.pdf

(201 KB) Pobierz
Microsoft Word - ProtokT5.doc
INSTYTUT TELEINFORMATYKI I AUTOMATYKI
Laboratorium Podstaw Technologii Komputerów
T5 Temat: Badanie przerzutników
Grupa:…………
Zespół nr: …………
Data wykonania ćwiczenia:
……… . ……… . ………
1. …………………………………… Ocena: ……………
2. …………………………………… Ocena: ……………
Prowadzący ćwiczenie:
…………………………
3. …………………………………… Ocena: ……………
Protokół pomiarów
5.1. Badanie przerzutnika zbudowanego na elementach dyskretnych
Vcc = +5V
Q
Rc
1k
Rc
1k
Q
T3 T1
Rb
1k
Rb
1k
T2 T4
V
V
Rb
1k
Rb
1k
R
S
U
R
U
S
Rys. 5.1. Schemat montażowy przerzutnika RS zbudowanego na elementach
dyskretnych
Tabela 5.1.
R
U [V]
R
S
U [V] Q
U [V] Q
U [V]
Q
„0”
0
„0”
0
„0”
0
„0”
0
„1”
5
„1”
5
„1”
5
„1”
5
1
S
Q
677962864.027.png 677962864.028.png 677962864.029.png 677962864.030.png 677962864.001.png 677962864.002.png 677962864.003.png 677962864.004.png 677962864.005.png 677962864.006.png
5.2. Badanie przerzutnika na bramkach logicznych
a)
1
2
A
1
b)
2
3
A
3
1
Q
Q
1
2
A
2
3
A
2
3
Q
2
1
Q
Rys. 5.2. Przerzutnik asynchroniczny RS na bramkach a) NAND, b) NOR
Tabela 1.2.
R
U [V]
R
S
U [V] Q
U [V] Q
U [V]
Q
„0”
0
„0”
0
„0”
0
„0”
0
„1”
5
„1”
5
„1”
5
„1”
5
U R,S (t) [V]
0
t[ ]
U Q, ¬Q (t) [V]
0
t[ ]
Rys. 5.2c. Przebiegi napięciowe przy przełączaniu przerzutnika
2
1
S
Q
677962864.007.png 677962864.008.png 677962864.009.png 677962864.010.png
5.3. Badanie przerzutnika JK-MS
UCY 7472
S
Q
J
3
J1
Q
8
OSC
5
J2
J3
C
12
CLK
9
A
K
10
K1
R C
11
K2
6
R = 1k
C = 100p
K3
Q
B
U
R
Rys. 5.3. Przerzutnik scalony JKMS
Tabelka prawdy przerzutnika
¬S ¬R
J
K
C
Q ¬Q
U C (t) [V]
0
t[ ]
U Q, ¬Q (t) [V]
0
t[ ]
Rys. 5.3a. Przebiegi napięciowe przy przełączaniu przerzutnika JK-MS
3
4
677962864.011.png 677962864.012.png 677962864.013.png 677962864.014.png 677962864.015.png 677962864.016.png 677962864.017.png 677962864.018.png 677962864.019.png 677962864.020.png 677962864.021.png
Tabela 5.3.
Bez obciążenia
Z obciążeniem
5.4. Badanie dzielnika częstotliwości fali prostokątnej
Q
Q
Q
f
Narysować schemat
Rys. 5.4. Dzielnik częstotliwości fali prostokątnej
U C (t) [V]
0
t[ ]
U Q0 (t) [V]
0
t[ ]
U Q1 (t) [V]
0
t[ ]
4
677962864.022.png 677962864.023.png 677962864.024.png 677962864.025.png
U Q2 (t) [V]
0
t[ ]
Rys. 5.4a. Przebiegi napięciowe w dzielniku częstotliwości przez ………
5
677962864.026.png
Zgłoś jeśli naruszono regulamin